순천향대학교 공과대학
컴퓨터학부

이상정




  1. 강의내용 및 일정 대학원구조 강좌개요.ppt


  2. 강의노트

노 트 (*.ppt)

예제프로그램

 

Chapter 1: Fundamentals of Computer Design

1-Fundamentals.ppt

 

Dynexec-ppro.zip

 

Chapter 2: Instruction Set Principles and Examples

2-instruction.ppt

 

Chapter 3: Pipelining

3-pipeline

Chapter 4: Advanced Pipelining and Instruction-Level Parallelism #1

4-ILP1.ppt

Chapter 4: Advanced Pipelining and Instruction-Level Parallelism #2

4-ILP2.ppt

Chapter 5: Memory-Hierarchy Design

5-memory.ppt

  • 발표일정

 

발표자

일정

발표자료

MMX 테크놀러지

강병모

1998. 9.29

MMX.ppt
MMX.hwp MMX-보충.zip

MPEG 관하여

임민상

1998. 10.20

Mpeg.zip

스마트 카드의 하드웨어 구조

오형근

1998. 10.27

스마트카드.ppt,스마트카드.ps

프로세서의 발전사(개요)

김희석

1998. 11.10

프로세서발전사.ppt

Xeon Processor 개요 구조

김문희

1998. 11.17

Xeon.ppt

Merced Architecture 개요 구조

김해만

1998. 11.24

 

merced.ppt

Branch Prediction 소개와 일부 알고리듬 소개

김귀우

1998. 12.1

 

br_two_level.ppt

EPIC Architecture 개요 구조

서정민

1998. 12.1

 

EPIC Architecture.ppt


  • 강의내용 일정

    • 대학원 석사과정 1998 학년도 2 학기
    • 담당교수 : 이상정

 

 

전산

전산학

3

교과목명

한글

컴퓨터구조특론 I

주당시간

3

영문

Advanced Computer Architecture I

학수번호

12036

담당교수

부교수

9136

컴퓨터 학부

논문지도시간

화요일 7,8 교시


 


수업목표(학습목표)

컴퓨터 시스템의 하드웨어 구조 특성과 설계방법을 강의한다. 또한

구성요소인 명령어 세트, 프로세서 구조, 파이프라인 처리, ILP 특성, 메모리

구조 등을 연구하고 강의한다.

수업방법

단원의 내용을 OHP, Beam Project 등을 이용하여 강의를 하고, 단원과

관련된 주제의 논문 관련자료를 세미나 한다.

단원의 강의와 세미나 후에는 시뮬레이터를 이용한 명령어 실행 동작의

실험을 통하여 검증한다.

학습평가방법

·기말고사점수 : 30 %

·과제 세미나 점수 : 40 % ·출석점수 : 20 %

·기 : 10 %

·주교재 : "Computer Architecture a Quantitative Approach", 2nd Edition,

Morgan Kaufmann Publishers, Inc.

·부교재 : 관련 논문 시뮬레이터



 

주별학습내용

주별/단원별

수업형태

1

Fundamentals of Computer Design

강의

2

Instruction Set Principles and Examples

강의

3

DLX Architecture Instruction Set

강의

4

DLX Instruction Set Smulation

세미나,실습

5

Pipelining

강의

6

DLX Pipelining Simulation

세미나,실습

7

Advanced Pipelining

강의

8

Advanced Pipelining Simulation

세미나,실습

9

Instruction-Level Parallelism

강의

10

Instruction-Level Parallelism 논문 1

세미나

11

Instruction-Level Parallelism Simulation

세미나,실습

12

Instruction-Level Parallelism 논문 2

세미나

13

Superscalar Processor 논문

세미나

14

Memory-Hierarchy Design

강의

15

Cache Memory 논문

세미나

16

기말고사




 

단원별 구체적 내용(수업자료, 과제물, 독서물)

시뮬레이터

- WinDLX : Vienna Institute of Technology 개발

ftp://mkp.com/pub/dlx

- The DLX Software : Standford Univ. 개발

ftp://max.standford.edu/pub/hennessy-patterson.software

논문

- J.E.Smith and G.S.Sohi,

"The Microarchitecture of Superscalar Processors"

Proceedings of the IEEE, Vol.83,No.2, p.1609-1624, Dec. 1995.

- D.Sima, "Superscalar Instruction issue", IEEE Micro, Sept. 1997.

- J.E.Smith, "High Performance Processors and Instruction Level Parallelism",

http://www.engr.wisc.edu/ece/faculty/smith_james.html#talks, Nov. 1994

- J.E.Smith, "New Paradigms for Instruction Level Parallelism",

http://www.engr.wisc.edu/ece/faculty/smith_james.html#talks, Oct. 1995

- J.E.Smith, " Speculative High Performance Processors",

http://www.engr.wisc.edu/ece/faculty/smith_james.html#talks, Oct. 1996

- M. D. Hill, "A Case for Direct-Mapped Caches", IEEE Computer 1988